多數電子產品,從智能手機、PC到服務器,都用著某種形式的RAM存儲設備。由于相 對較低的每比特的成本提供了速度和存儲很好的結合,SDRAM作為大多數基于計算機產品 的主流存儲器技術被廣泛應用于各種高速系統設計中。
DDR是雙倍數率的SDRAM內存接口,其規范于2000年由JEDEC (電子工程設計發展 聯合協會)發布。隨著時鐘速率和數據傳輸速率不斷增加帶來的性能提升,電子工程師在確 保系統性能指標,或確保系統內部存儲器及其控制設備的互操作性方面的挑戰越來越大。存 儲器子系統的信號完整性早已成為電子工程師重點考慮的棘手問題。 DDR3一致性測試是否適用于筆記本電腦上的內存模塊?多端口矩陣測試DDR3測試產品介紹
單擊Next按鈕,出現Setup Trace Check Wizard窗口,確保網絡組的所有網絡都被選中, 單擊Finish按鈕。
單擊Save File with Error Check保存文件,保存結束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結果包括Workflow中Results and Report的所有內容。如果在Setup Trace Check Parameters 的步驟 net selection 時選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結果只有 Net Impedance Summary 和 Net Co叩ling Summaryo
單擊Net Impedance Summary,出現阻抗總結表格,包括網絡序號、網絡名稱、無參 考平面的走線數目、回流不連續的走線數目、過孔數目、比較大阻抗值、小阻抗值、主導阻 抗值、主導阻抗走線長度百分比、走線總長度、走線延時。 校準DDR3測試項目DDR3一致性測試是否會導致操作系統或應用程序崩潰?
單擊Check Stackup,設置PCB板的疊層信息。比如每層的厚度(Thickness)、介 電常數(Permittivity (Er))及介質損耗(LossTangent)。
單擊 Enable Trace Check Mode,確保 Enable Trace Check Mode 被勾選。在走線檢查 流程中,可以選擇檢查所有信號網絡、部分信號網絡或者網絡組(Net Gr。叩s)。可以通過 Prepare Nets步驟來選擇需要檢查的網絡。本例釆用的是檢查網絡組。檢查網絡組會生成較詳 細的阻抗和耦合檢查結果。單擊Optional: Setup Net Groups,出現Setup Net Groups Wizard 窗口。
在Setup NG Wizard窗口中依次指定Tx器件、Rx器件、電源地網絡、無源器件及 其模型。
每個 DDR 芯片獨享 DQS,DM 信號;四片 DDR 芯片共享 RAS#,CAS#,CS#,WE#控制信號。·DDR 工作頻率為 133MHz。·DDR 控制器選用 Xilinx 公司的 FPGA,型號為 XC2VP30_6FF1152C。得到這個設計需求之后,我們首先要進行器件選型,然后根據所選的器件,準備相關的設計資料。一般來講,對于經過選型的器件,為了使用這個器件進行相關設計,需要有如下資料。
· 器件數據手冊 Datasheet:這個是必須要有的。如果沒有器件手冊,是沒有辦法進行設計的(一般經過選型的器件,設計工程師一定會有數據手冊)。 DDR3一致性測試是否適用于特定應用程序和軟件環境?
有其特殊含義的,也是DDR體系結構的具體體現。而遺憾的是,在筆者接觸過的很多高速電路設計人員中,很多人還不能夠說清楚這兩個圖的含義。在數據寫入(Write)時序圖中,所有信號都是DDR控制器輸出的,而DQS和DQ信號相差90°相位,因此DDR芯片才能夠在DQS信號的控制下,對DQ和DM信號進行雙沿采樣:而在數據讀出(Read)時序圖中,所有信號是DDR芯片輸出的,并且DQ和DQS信號是同步的,都是和時鐘沿對齊的!這時候為了要實現對DQ信號的雙沿采樣,DDR控制器就需要自己去調整DQS和DQ信號之間的相位延時!!!這也就是DDR系統中比較難以實現的地方。DDR規范這樣做的原因很簡單,是要把邏輯設計的復雜性留在控制器一端,從而使得外設(DDR存儲心片)的設計變得簡單而廉價。因此,對于DDR系統設計而言,信號完整性仿真和分析的大部分工作,實質上就是要保證這兩個時序圖的正確性。DDR3內存的一致性測試可以修復一致性問題嗎?四川自動化DDR3測試
是否可以在運行操作系統時執行DDR3一致性測試?多端口矩陣測試DDR3測試產品介紹
DDR3信號質量問題及仿真解決案例隨著DDR信號速率的升高,信號電平降低,信號質量問題也會變得突出。比如DDR1的數據信號通常用在源端加上匹配電阻來改善波形質量;DDR2/3/4會將外部電阻變成內部ODT;對于多負載的控制命令信號,DDR1/2/3可以在末端添加VTT端接,而DDR4則將采 用VDD的上拉端接。在CLK的差分端接及控制芯片驅動能力的選擇等方面,可以通過仿真 來得到正確驅動和端接,使DDR工作時信號質量改善,從而增大DDRI作時序裕量。多端口矩陣測試DDR3測試產品介紹